Re: Procesor dwurdzeniowy

Autor: Radek <deepsky_at_go2.pl>
Data: Wed 01 Aug 2007 - 21:17:00 MET DST
Message-ID: <f8qmh1$os3$1@nemesis.news.tpi.pl>
Content-Type: text/plain; charset=UTF-8; format=flowed

Wiktor S. napisa艂(a):
>> Wiktor S. napisa艂(a):
>>>> czy te偶 te偶 bardzo fajne szybkie seryjne load/store
>>>> z r贸wnoczesnym inc/dec dla rejestru adresowego.
>>>
>>> x86 te偶 to ma...
>>
>> Chodzi o movs?
>
> itp.

Nie 艣ledz臋 tego co si臋 dzieje w "x86-64" czy te偶 w SSEx ale je艣li chodzi
  o movs to nie jest to samo co ma ARM. To jest tylko kopiarka ci膮g贸w
znak贸w/s艂贸w z adresu do innego kiedy w ARM mo偶na seryjnie zrobi膰
prawdziwe load/store z u偶yciem wybranych rejestr贸w.

LDM/STM do tego mo偶e mie膰 "write-back" i conditional flag.

To jest zabawne, 偶e to co superskalarny i OoO C2D musi robi膰 poprzez
tzw. "macrofusion" jest za艂atwiane przez zwyk艂y opcod w inorder
i skalarnym ARM.

Lepiej by艂oby mie膰 ARM jako dominuj膮c膮 ISA ni偶 "x86", prawda?

Pozdrawiam,
Radek
Received on Wed Aug 1 21:20:06 2007

To archiwum zosta硂 wygenerowane przez hypermail 2.1.8 : Wed 01 Aug 2007 - 21:51:01 MET DST