Re: Procesor dwurdzeniowy

Autor: pwil <pwil_at_kgb.pl.niedziala>
Data: Tue 31 Jul 2007 - 01:33:44 MET DST
Message-ID: <Xns997EFE4613A7pwilatzpl@127.0.0.1>
Content-Type: text/plain; charset=ISO-8859-2

Radek nastukał(a):

>> To zależy. Jest kilka rodzajów związania cache'a z RAM-em albo cachem
>> poprzedniego poziomu, ale zawsze może dochodzić do blokowania. Przecież
>> oba rdzenie nie mogą mieć jednocześnie dostępu do tej samej danej.
>
> Z drugiej strony odpada konieczność przerzucania danych pomiędzy
> dedykowanymi pamięciami cache L2 jeśli akurat oba rdzenie pracują
> nad tymi samymi danymi.
>
> W każdym razie nawet z blokowaniem dostęp do współdzielonego cache
> będzie bez porównania szybszy niż do pamięci RAM. I aplikacje
> jednowątkowe mają do dyspozycji większy cache.

Warto też zauważyć, że rozmawiamy o L2 cache, a jest jeszcze L1 cache, który
każdy z rdzeni ma własny i który w pierszej kolejności jest odpytywany.

-- 
.. ___________
  /          /\  - IE używasz? poważnie? A w publicznej toalecie...
 /GG#3753675/  | ...też siadasz na desce bezpośrednio?
/__________/--/
C2D 3GHz/1333 * P35 * 4GB/800 * 1TB * A2ZS * 79GS * Ninja * Soprano * 19"
Received on Tue Jul 31 01:40:10 2007

To archiwum zostało wygenerowane przez hypermail 2.1.8 : Tue 31 Jul 2007 - 01:51:20 MET DST