Re: Dlaczego w pentium II jest 36 bitowa szyna adresowa?

Autor: Grzesio (____at_friko2.onet.pl)
Data: Mon 30 Mar 1998 - 16:23:22 MET DST


> >Ja mam na zwykłym pentium magistralę 36bit (między pamięcią, a HX).
> >Układy HX (pewno wyższe też) mają coś takiego, jak kontrola
> parzystości
> >(wszystkie komputery niższe: XT, AT i 386 też miały kontrolę
> >parzystości).
> >Kontrola parzystości polega na dodaniu do każdych 8 bitow danych 1
> bitu
> >parzystości
> >(stąd 4 razy po 8 bitów i 4 bity parzystości).
>
>
> Do tego służy magistrala _danych_ a nie _adresowa_.
> Nie wiem o którą chodziło pytającemu, a z długości magistrali
> adresowej wynika ilość pamięci jaką procesor może fizycznie
> zaadresować (logicznie może dużo więcej).
>
>
> Igor Robert Osipiuk
> e-mail igoro_at_polbox.com

Do kontroli parzystosci adresu sluzy linia HAPA (ew. niech mnie ktos
poprawi, bo nie jestem pewny) czyli noga 248 w Socket7. Natomiast
magistrala adresowa z chipsetu do pamieci am w HX 12 bitow i do tego RASy
(4 wspolne) i CASy (8 ale po 4 na kazdy bank). Dane pochodza z oficjalnej
dokumentacji Intela, wiec jezeli ktos wie cos wiecej, to chetnie sie z nim
zgodze.

                                                        Grzesio



To archiwum zostało wygenerowane przez hypermail 2.1.7 : Tue 18 May 2004 - 17:07:53 MET DST