Re: Architekury procków

Autor: Rafał Bartoszak (sprocket_at_sys.pl)
Data: Sun 11 May 2003 - 22:08:10 MET DST


On Sun, 11 May 2003 21:00:58 +0200, Kamil101 wrote:

>> Ale jakże różnie zrealizowana...;)

> Napisz coś więcej, daj link albo coś

i386 to klasyczny CISC: pobranie rozkazu, dekodowanie, pobranie
argumentów... Zdaje się, że jedyne usprawnienie w dziedzinie wykonywania
programu to 256-bajtowy bufor (taki protoplasta cache, samo cache na
mobo)

i486 - wprowadzono pamięć Cache do procesora (8-16 KB), wprowadzono
mechanizm przetwarzania potokowego, zintegrowano z CPU koprocesor
arytmetyczny, wprowdadzono taktowanie procesora z mnożnikiem (DX2, DX3,
DX4, SX3 itp)

i586 (Pentium) - 64-bitowa szyna danych, dwa niezależne potoki
przetwarzania danych (architektura superscalar), w wersji MMX
powiększono cache do 32 KB i dodano obsługę instrukcji SIMD (czyli MMX
właśnie)

i686 (Pentium Pro, Pentium II, Pentium III) cztery potoki przetwarzania
danych, zintegrowanie cache L2 z procesorem (początkowo tylko wspólna
obudowa, potem całkowita integracja) mechanizmy predykcji i
spekulatywnego wykonywania kodu.

To u Intela. U AMD było ciekawiej, ale pisać mi się nie chce....;)
pozdro...

-- 
___________________________________________________
[ |>|>|> sprocket                                 ]
[ Rafał Bartoszak                 sprocket_at_sys.pl ]
...i dlatego Kartagina musi zostać zniszczona...!!!


To archiwum zostało wygenerowane przez hypermail 2.1.7 : Wed 19 May 2004 - 10:09:34 MET DST