Re: Duron vc Celeron FCPGA

Autor: Krzysztof Pawleta (krzys_at_zeus.polsl.gliwice.pl)
Data: Thu 07 Sep 2000 - 16:52:54 MET DST


Dentarg wrote:
>
> Tak, ale p3 z magistrala 133 lub wiecej ... jak bedziesz mial FSB 100
> MHz to podkrecony celek na FSB100 bedzie mial podoba wydajnosc ...
>
> >Ale co do klienta, to używam 2.04-Win, bo łatwiej widać zaawansowanie...
> >a liczy ździebko wolniej, pod warunkiem, że liczy zminimalizowany do Tray'a
> >oraz nie włącza się wygaszacza - wtedy liczy 2 razy wolniej (bo połowę czasu
> >traci na wyświetlanie)
> Uzyj wersji TXT ... widziales taka ?
> Zaawansowanie pokazuje setiSpy, i setiwatch ...
>
1)Tylko, że 133=FPGA (czy jakoś tak) - czyli znowu nie-Slot1
2)czy BX wytrzyma non-sto tyle??? (bo ponoć i8xx to szmelc, nie mówiąc o
VIA)

A co do SETI mam wersję TXT (bo tylko taka jest 2.4 ;-) ale jakoś SetiSpy i
SetiWatch nie chciało mi działać...

-- 
_________________________________________________
|		'Krzys' Pawleta			|
|	mailto:pawletak_at_priv5.onet.pl		|
|_________________ICQ# 1582962__________________|


To archiwum zostało wygenerowane przez hypermail 2.1.7 : Tue 18 May 2004 - 20:35:58 MET DST