Re: Podkrecanie P II

Autor: Bartłomiej Kosik (B.K.) (bartbk-xxxrated_at_box43.gnet.pl)
Data: Fri 08 May 1998 - 16:36:55 MET DST


Zbigniew Klos napisał(a) w wiadomości: <3552ACD0.906E105B_at_lucent.com>...
>Marcin Skura wrote:
>>
>> W dniu Wed, 06 May 1998 21:01:27 GMT, jfiok_at_kki.net.pl (Jacek Fiok)
>> napisał:

<CIACH>

>Specjalnie dla niego zrobiono chipset EX. Ale chodzi tez z LX i BX. Problem
w
>tym, ze Intel chce, zeby koniecznie uzywac go z EX i wobec tego wyjal
plytke z
>obudowy (Celeron to gola plytka drukowana bez tej czarnej, plastikowej
obudowy).
>Powoduje to brak normalnej mozliwosci zamocowania Celerona w plytach LX i
BX.
>Zlacze jest jednak to samo a wiec wsadzic do LX i BX mozna. Paru
producentow
>plyt glownych zapowiada (na przekor Intelowi) rozwiazanie problemu
mocowania
>Celerona w plytach LX i BX na wlasna reke (tak, zeby mozna bylo zamocowac
>Celerona i "zwykle" P-II w tych plytach). Plyty z EX naja mocowanie
specjalnie
>dostosowane do Celerona.

A czy moze ktos wie czy "Paru producentow plyt glownych" nie planuje
robienie plyt z cachem do Celerona?
Czy nie pozwalaja na to chipsety Intela bo nie osluguja takiego cache
plytowego?

>> mskura_at_friko2.onet.pl MojUIN:4220477
>| ZBIGNIEW KLOS | Lucent Technologies Poland S.A. |

--
====== Przy odpowiedzi usuń -xxxrated z mojego adresu =======
Bart (B.K.)
Akademia Ekonomiczna (Academy of Economics) - Wrocław
========= To reply remove -xxxrated from my address =========


To archiwum zostało wygenerowane przez hypermail 2.1.7 : Tue 18 May 2004 - 17:15:11 MET DST