Re: DDR - czemu ?

Autor: Radoslaw Sokol (rsokol_at_magsoft.com.pl)
Data: Tue 23 Sep 2003 - 15:09:25 MET DST


Hi,

Artur Czeczko wrote:
>
> To by się zgadzało: szyna 166, mnożnik 2, czyli częstotliwość 333.

Nie mnożnik. Częstotliwość zegara taktującego wynosi 166 MHz.
Jedynie transfer danych przebiega _dwukrotnie_ w czasie
jednego cyklu zegarowego, w związku z tym efektywna często-
tliwość przesyłania danych wynosi 333 MHz. Nie można jednak
pisać, że taka pamięć pracuje z częstotliwością 333 MHz, bo
jest to z elektronicznego punktu widzenia kłamstwo (układ
synchroniczny pracuje z częstotliwością sygnału zegarowego
zawsze).

Dokładnie tak samo jest z FSB procesorów: ludzie używają
efektywnych częstotliwości przesyłania danych zamiast
prawdziwych częstotliwości taktowania magistrali. Podsy-
cają to producenci sprzętu, bo lepiej wygląda "magistrala
800 MHz", niż "magistrala 200 MHz pracująca w trybie QDR"
(a tak powinna być zapisana!).

-- 
|""""""""""""""""""""""""""""""""""""""""""""""""""""""""""|
| Radosław Sokół  |  mailto:rsokol_at_magsoft.com.pl          |
|                 |  http://www.grush.one.pl/              |
\................... ftp://ftp.grush.one.pl/ ............../


To archiwum zostało wygenerowane przez hypermail 2.1.7 : Wed 19 May 2004 - 11:16:04 MET DST