Autor: Grzegorz Szysz/lo (znik_at_wbc.lublin.pl)
Data: Tue 21 Apr 1998 - 17:58:54 MET DST
"Andrzej Popowski" <popej_at_friko.onet6.pl> wrote:
>Pawel Dziekonski napisał(a) w wiadomoci:
><353C61B4.5BA15E3_at_pkmk486.ch.pwr.wroc.pl>...
>>Witam,
>>
>>czy są jakieś ograniczania na RAM przy takim chipsecie?
>
>
>Przede wszystkim nie ma takiego chipsetu :-(
>Jezeli jednak jest to przeetykietowany ALI Aladdin 4, to przy 8bitowym TAG
>RAM i 512KB cache, cachowalne bedzie max 64MB. Przy szerszym TAG lub
>wiekszym cache odpowiednio wiecej.
>Andrzej Popowski
nie kazdy pisze to jasno i wyraznie. cache zewnetrzny, czyli L2
obejmie max. 64MB. cache wewnetrzny procesora, czyli L1 obejmie calosc.
niestety cache procesora jest maly, wiec z pamiecia powyzej 64MB i tak
sie bedzie meczyl.
-- /===================================\ oOOo W temperaturze zera | http://avalon.wbc.lublin.pl/~znik/ \===\__/==\ bezwzglednego swiatlo | Grzegorz Szyszlo mailto:znik_at_wbc.lublin.pl | zmienia postac \==============================================/ alotropowa (by Znik)
To archiwum zostało wygenerowane przez hypermail 2.1.7 : Tue 18 May 2004 - 17:11:32 MET DST